Partenaires

CNRS
Réseau National des Electroniciens


Rechercher

Sur ce site

Sur le Web du CNRS


Accueil > Formations : archives > 2013 > FORMATION AU LANGAGE VHDL avec kit de manipulation

FORMATION AU LANGAGE VHDL avec kit de manipulation

Mai 2013

par Jean-Pierre VOLA - 29 novembre 2012

Objectifs

Formation destinée à des ingénieurs ou assistant- ingénieur ou techniciens confirmés en électronique numérique qui souhaitent découvrir la programmation de FPGAs Xilinx :

* Connaitre l’intérêt et les performances des FPGAs

* Maîtriser la syntaxe et la sémantique du VHDL

* Maîtriser la conception VHDL avec l’outil ISE

* Savoir simuler une description avec Isim (testench)

Pré-requis

* Bonnes notions en informatique et électronique numérique

* Notions d’algèbre de Boole

Documentation

En début de stage trois documents sont fournis :

* Un cours de VHDL incluant de nombreux exemples

* Un memo de 10 pages contenant l’essentiel du VHDL

* Un cahier de TPs

Déroulement de la formation

* Durée de 4 jours incluant 9TPs et 2 projets

* Présentation Powerpoint (6 sessions de 1h30)

* Mise en pratique des nouvelles notions sur une carte FPGA

* Maximum 12 personnes (6 binômes)

Matériel mis à disposition

* 6 cartes FPGA-USB (Spartan3A-400) munies de 4 convertisseurs et d’un générateur de signaux

* 6 oscilloscopes (Tektronix)

* DVDs pour installer ISE et Modelsim (version libre)

PDF - 203.7 ko
Formation_Strasbourg VHDL_FPGA

Formateur de l’ENS Cachan - Department of Physics - LPQM